HỘI NGHỊ QUỐC TẾ VỀ THIẾT KẾ VÀ KIỂM THỬ VI MẠCH LẦN 10 NĂM 2025 – THE 10TH INTERNATIONAL CONFERENCE ON INTEGRATED CIRCUITS, DESIGN AND VERIFICATION (ICDV 2025) đã chính thức diễn ra trong hai ngày 16–17/6 tại Trường Đại học Khoa học tự nhiên, ĐHQG-HCM, quy tụ đông đảo các nhà khoa học, chuyên gia và kỹ sư đến từ nhiều trường đại học, viện nghiên cứu, doanh nghiệp công nghệ trong và ngoài nước.

Phát biểu khai mạc hội nghị, PGS.TS. Trần Minh Triết, Phó Hiệu trưởng Nhà trường, bày tỏ vinh dự khi Trường ĐH KHTN lần thứ ba được tín nhiệm đăng cai tổ chức ICDV – một diễn đàn học thuật uy tín trong lĩnh vực thiết kế vi mạch. Đồng thời khẳng định vai trò tiên phong của Nhà trường trong đào tạo và nghiên cứu chuyên sâu về lĩnh vực vi mạch, một trong những ngành mũi nhọn của tương lai.

ICDV 2025 đã chọn lọc 25 bài báo chất lượng từ hơn 50 bài gửi đến, tập trung vào các chủ đề thời sự như:

Thiết kế vi mạch cho hệ thống nhúng, y sinh

Gia tốc phần cứng cho AI

Mạch tương tự và hỗn hợp

TinyML, xử lý tín hiệu sinh học, LDO, PLL, ADC…

Các phiên báo cáo khoa học và keynote tập trung vào nhiều hướng nghiên cứu hấp dẫn và có tính ứng dụng cao, bao gồm:
• Lõi tăng tốc phần cứng cho AI
• Bảo mật và mật mã hóa thông tin trên chip
• Thiết kế vi mạch số, vi mạch tương tự – hỗn hợp
• FPGA, hệ thống nhúng, truyền thông và mạch cao tần
• Các chủ đề chủ đạo như: Vi mạch quang học, Vi mạch y sinh, Hệ thống RISC-V đa lõi

Đặc biệt, phiên thảo luận chuyên sâu đã mở ra các xu hướng mới trong ngành vi mạch bán dẫn:

Hệ thống trên chip dành cho xe hơi

Mô hình Spiking Neural Network (SNN) – hướng tiếp cận mới cho thiết kế lõi AI thông minh hơn, tiết kiệm năng lượng hơn.

Thiết kế và Thách thức của UCIe

Tất cả các bài báo được trình bày tại hội nghị sẽ được xuất bản trên IEEE Xplore và được chỉ mục trên Scopus, đánh dấu sự công nhận quốc tế đối với chất lượng học thuật của ICDV.

Best Paper Awards được trao cho hai công trình nghiên cứu xuất sắc:

“Data communication security for FANETs using Ascon lightweight cryptography” – nhóm tác giả từ Viện CNTT, ĐHQG Hà Nội

“Inductorless 5.405 GHz Fractional-N PLL for RF Synthesis with 5.6 mW Power Consumption” – nhóm tác giả từ ĐH Điện tử – Truyền thông (NB) & Trường ĐH Công nghiệp Hà Nội

Xin chúc mừng các nhóm nghiên cứu và cảm ơn tất cả diễn giả, đại biểu và người tham dự đã đóng góp vào thành công của ICDV 2025!
Bài viết liên quan
Thông báo Chương trình Thực tập sinh FPT Telecom Internship 2025
Buổi giới thiệu chương trình và phỏng vấn ứng viên cao học Global Samsung Semiconductor Special Program (GSSSP) tại Đại học Quốc Gia Seoul (SNU)
Thông báo thời khóa biểu HK1 năm học 2025 – 2026 Hệ chính quy Chương trình chuẩn (cập nhật mới nhất 27/9)
Thông báo thời khóa biểu HK1 năm học 2025 – 2026 Hệ chính quy Chương trình Tăng cường tiếng Anh và Chất lượng cao (cập nhật mới nhất)